본문 바로가기
HOME> 논문 > 논문 검색상세

학위논문 상세정보

S급 전력 증폭기 응용을 위한 CMOS 대역통과 델타 시그마 변조기 및 전력 증폭기 연구 원문보기

  • 저자

    이용환

  • 학위수여기관

    경희대학교

  • 학위구분

    국내석사

  • 학과

    전자·전파공학과

  • 지도교수

  • 발행년도

    2014

  • 총페이지

    63p.

  • 키워드

    Delta Sigma Modulator Class-S;

  • 언어

    kor

  • 원문 URL

    http://www.riss.kr/link?id=T13536718&outLink=K  

  • 초록

    S급 전력 증폭기 응용을 위한 대역통과 델타 시그마 변조기 및 E급 전력 증폭기를 설계 및 제안했다. 대역통과 델타 시그마 변조기는 1-GHz의 샘플링 주파수로 동작하여 250-MHz의 신호를 펄스폭변조 방식의 디지털 신호로 변조하며 아날로그-디지털 변조간 발생하는 양자화 잡음을 효과적으로 제거한다. 대역통과 델타 시그마 변조기는 약 25 dB의 신호 대 양자화 잡음비, 1.2 V 전원 전압에서 24 mW의 소비전력을 가진다. E급 전력 증폭기는 18.1 dBm의 최대 출력 전력과 25%의 드레인 효율을 가지며 3.3-V 전원전압에서 동작한다. 대역통과 델타 시그마 변조기와 E급 전력 증폭기는 동부 110-nm CMOS 공정으로 제작했다.


    A CMOS band-pass delta-sigma modulator(BPDSM) and cascode class-E power amplifier have been developed for Class-S power amplifier applications. The BPDSM is operating at 1-GHz sampling frequency which converts a 250-MHz sinusoidal signal to a pulse-width modulated digital signal without the quantization noise. The BPDSM shows a 25-dB SQNR(Signal to Quantization Noise Ratio) and consumes a power of 24 mW at an 1.2-V supply voltage. The BPDSM and class-E PA were fabricated in the Dongbu's 110-nm CMOS process. The PA exhibits an 18.1 dBm of the maximum output power with a 25% drain efficiency at a 3.3-V supply voltage.


 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역