본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

RISC 컴파일러 상에서의 루프 합치기에 의한 코드 최적화 알고리즘
A code optimization algorithm by the loop fusion on RISC complilers

이철원    (두원공업전문대학 전자과   ); 임인칠    (한양대학교 전자공학과  );
  • 초록

    A loop structure optimization algorithm is proposed for generting a set of efficient codes for loop structure in order to optimize RISC compiler codes. Since there are so many loop structure in the program, most of the execution time is used to process looping codes. Thus, reduction of loop instructions is more effective than optimizing codes outside the loop. The proposed algorithm presents a method to combine several different loops into a simple loop. Therefore, rather than executing each loop independently, loops in the program are serached, analyzed, and finally created some relative informtion such as dependency and range. In doing so, the loops in the program can efficiently be recombined and restructured. As a result, the overall execution time for the program of the sequential programming language is reduced.


 저자의 다른 논문

  • 임인칠 (63)

    1. 1970 "고속시간분석회로" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 7 (3): 38~40    
    2. 1973 "부성저항 말티바이브레이터의 안정점 설정과 동작안정성" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 10 (2): 7~15    
    3. 1974 "삼치전가산기의 구성" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 11 (1): 15~22    
    4. 1974 "전탁의 기본회로" 電子工學會雜誌 = KIEE review 1 (2): 5~11    
    5. 1980 "칼라텔레비젼의 산업에의 응용" 電子工學會雜誌 = KIEE review 7 (1): 41~47    
    6. 1982 "LSI의 Layout CAD에 있어서의 배선 혼잡도를 고려한 배치 문제" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 19 (3): 19~27    
    7. 1984 "Local Microprogram의 병렬 수행의 최대화" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 21 (3): 13~18    
    8. 1984 "Microprogrammed 디지털 시스템의 제어 기억 용량의 최소화" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 21 (3): 19~25    
    9. 1984 "다층 LSI에 있어 Single-Row Routing Algorithm" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 21 (4): 84~89    
    10. 1984 "CMOS 회로의 테스트 생성 알고리즘" 電子工學會誌 = Journal of the Korean Institute of Electronics Engineers 21 (6): 78~84    

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • NDSL :
유료다운로드

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기