본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

높은 선형성을 가진 3 V 10b 영상 신호 처리용 CMOS D/A 변환기 설계
A Design of a Highly Linear 3 V 10b Video-Speed CMOS D/A Converter

이성훈    (서강대학교 전자공학과   ); 전병렬    (서강대학교 전자공학과   ); 윤상원    (서강대학교 전자공학과   ); 이승훈    (서강대학교 전자공학과  );
  • 초록

    In this work, a highly linear video-speed CMOS current-mode digital-to-analog converter (DAC) is proposed. A newswitching scheme for the current cell matrix of the DAC simultaneously reduces graded and symmetrical errors to improve integral nonlinearities (INL). The proposed DAC is designed to operate at any supply voltage between 3V and 5V, and minimizes the glitch energy of analog outputs with degliching circuits developed in this work. The prototype dAC was implemented in a LG 0.8um n-well single-poly double-metal CMOS technology. Experimental results show that the differential and integral nonlinearities are less than .+-. LSB and .+-.0.8LSB respectively. The DAC dissipates 75mW at a 3V single power supply and occupies a chip area of 2.4 mm * 2.9mm.


  • 이 논문을 인용한 문헌 (2)

    1. Kwon, Dae-Hoon ; Song, Min-Kyu 2002. "Design of a 2.5V 10-bit 300MSPS CMOS D/A Converter" 電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SD, 반도체, 39(7): 57~65     
    2. 2003. "A 10-bit 100 MSPS CMOS D/A Converter with a Self Calibration Current Bias Circuit" 電子工學會論文誌. Journal of the Institute of Electronics Engineers of Korea. SD, 반도체, 40(11): 83~94     

 저자의 다른 논문

  • 이성훈 (1)

    1. 1996 "고정밀 CMOS sample-and-hold 증폭기 설계 기법 및 성능 비교" 電子工學會論文誌. Jounnal of the Korea institute of telematics and electronics. A. A a33 (6): 239~247    
  • 윤상원 (46)

  • Lee, Seung-Hoon (35)

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • NDSL :
유료다운로드

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기