본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

1.0.$\mu$ CMOS SOG로 구현한 직접 디지털 주파수합성기의 성능에 관한 고찰
A study on the Direct Digitral Frequency Synthesizer Implemented in the 1.0$\mu$ CMOS SOG and Its Performance

김대용    (한국전자통신연구원   ); 이종선    (충북대학교 정보통신공학과  );
  • 초록

    In this study, two types of the direct digital frequency synthesizers (DDFS) designed and implemented using 1.0.mu.m CMOS gatearray(SOG) technolgoies are interoduced. To analize the effect of the number of phase bits(L), address data bits(A), and DAC bits (D) on the output spectrums of the DDFSs, the NCO-based BCD-DDFS composed of L=24, A=14, and D=8, and the improved binary-DDFS composed of L=24, A=8, and D=10 have been studied. The chips have been designed with and without a noise shapper to reduce spurious noises due to phase truncation and reduced sine ROM in output spectrum.


 저자의 다른 논문

  • 김대용 (3)

    1. 1996 "병렬 구조의 직접 디지털 주파수 합성기의 설계" 한국통신학회논문지 = The journal of the Korean institute of communication science 21 (12): 3235~3245    
  • 이종선 (1)

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • NDSL :
유료다운로드

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기