본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

Novel Design Methodology using Automated Model Parameter Generation by Virtual Device Fabrication

Lee Jun-Ha    (Dept. of Computer System Engineering, Sangmyung University   ); Lee Hoong-Joo    (Dept. of Computer System Engineering, Sangmyung University  );
  • 초록

    In this paper, an automated methodology for generating model parameters considering real manufacturing processes is presented with verified results. In addition, the outcomes of applications to the next generation of flash memory devices using the parameters calibrated from the process specification decision are analyzed. The test vehicle is replaced with a well-calibrated TCAD simulation. First, the calibration methodology is introduced and tested for a flash memory device. The calibration errors are less than 5% of a full chip operation, which is acceptable to designers. The results of the calibration are then used to predict the I-V curves and the model parameters of various transistors for the design of flash devices.


  • 주제어

    design methodology .   flash memory .   model parameter .   semiconductor simulation.  

  • 참고문헌 (10)

    1. A. Luck, S. Jung, R. Brederlow, R. Thewes, K. Goser, and W. Weber, 'On the design robustness of threshold logic gates using multi-input floating gate MOS transistors,' IEEE Trans. Electron Device., vol. 47, pp. 1231?-1239, 2000 
    2. M. Y. Kwong, C. H. Choi, R. Kasnavi, P. Griffin and R. Dutton, 'Series Resistance Calculation for Source/Drain Extension Regions Using 2-D Device Simulation,' IEEE Trans. Electron Devices., vol. 49, no. 7, July 2002 
    3. M. Iwamoto, T. Manaka and A Tojima, 'Detection of Tilting Phase Transition in Monolayers at Air-water Interface by Maxwell-displacement current and Optical-Second Harmonic Generation Measurements', KIEE Int. Trans. on EA., Vol. 12C, no. 2, pp. 64-69, 2002 
    4. N. D. Jager, K. Urban, E. R. Weber, and Ph. Ebert, 'Two-Dimensional Dopant Characterization Using SIMS, SCS and TSUPREM4, ' in IEDM Tech.Dig., Dec. pp. 349-352, 1999 
    5. K. Kudo, 'In-situ Field Effect Measurements of PType and N-Type Organic Thin Films', KIEE Int. Trans. on EA., Vol. 12C, no. 2, pp. 117-122, 2002 
    6. V. Melikian, V. Mnatsakanian, and N. Uzunoglou, 'Optimization of SPICE system LEVEL3 MOSFET transistor models based on dc measurements', Microelectronics Journal., vol. 29, iss. 3, pp. 151-156, 1998 
    7. I. Fukuda and K. Nishi, 'Application of TCAD to designing advanced DRAM and logic devices', in Proc. SISPAD '97., 1997, pp. 17-20 
    8. J. O. Borland, 'Low Temperature Shallow Junction Formation For 70nm Technology Node And Beyond,' in Mat. Res. Soc. Symp. Proc., vol. 717, pp. 1-8, 2002 
    9. J. Lee, K. Kim, J. Kong, S. Lee, Y. Kim, and D. Baek, 'Systematic Global Calibration of a Process Simulator', in Tech. Proc. of MSM2000, March pp. 52-55, 2000 
    10. H. Sato, H. Kunitomo, K. Tsuneno, K. Mori, and H. Masuda, 'Accurate statistical process variation analysis for 0.25-um CMOS with advanced TCAD methodology', IEEE Transactions on Semiconductor Manufacturing., vol. 11, pp. 575-582, Nov. 1998 

 저자의 다른 논문

  • Lee, Jun-Ha (49)

    1. 2003 "가상의 단일벽 실리콘 나노튜브의 비틀림" 전기전자재료학회논문지 = Journal of the Korean institute of electronic material engineers 16 (12): 1165~1174    
    2. 2003 "초고속 소자를 위한 Junction Technology 연구" 한국반도체장비학회지 = Journal of the Korean Society of Semiconductor Equipment Technology 2 (2): 17~20    
    3. 2004 "3족-질화물 나노튜브의 원자단위 연구" 전기전자재료학회논문지 = Journal of the Korean institute of electronic material engineers 17 (2): 127~137    
    4. 2004 "Correction Simulation for Metal Patterns on Attenuated Phase-shifting Lithography" Transactions on electrical and electronic materials 5 (3): 104~108    
    5. 2004 "원자간력 현미경 탄소 나노튜브 팁을 이용한 플러렌 나노 구조물 제작에 관한 분자동역학 시뮬레이션" 전기전자재료학회논문지 = Journal of the Korean institute of electronic material engineers 17 (8): 812~822    
    6. 2004 "디스플레이 소자 개발을 위한 다결정 실리콘 확산의 컴퓨터 모델링에 관한 연구" 한국산학기술학회논문지 = Journal of the Korea Academia-Industrial cooperation Society 5 (3): 210~217    
    7. 2004 "HEMT 소자의 2차원 계곡간 산란율 시뮬레이션" 한국산학기술학회논문지 = Journal of the Korea Academia-Industrial cooperation Society 5 (4): 336~339    
    8. 2004 "The Methodology of Systematic Global Calibration for Process Simulator" Transactions on electrical and electronic materials 5 (5): 180~184    
    9. 2004 "적응성 유한체적법을 적용한 다차원 확산공정 모델링" 반도체및디스플레이장비학회지 = Journal of the semiconductor & display equipment technology 3 (3): 19~21    
    10. 2004 "Growth and Dissolve of Defects in Boron Nitride Nanotube" 반도체및디스플레이장비학회지 = Journal of the semiconductor & display equipment technology 3 (3): 23~25    
  • 이흥주 (27)

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • NDSL :
유료다운로드

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기