본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

PHS 어플리케이션에서의 빠른 스위칭 주파수 합성기를 위한 효율적인 Coarse Tuning 방법
An Efficient Coarse Tuning Scheme for Fast Switching Frequency Synthesizer in PHS Applications

박도진    (건국대학교 전자공학부   ); 정성규    (건국대학교 전자공학부   ); 김진경    (건국대학교 전자공학부   ); 부영건    (건국대학교 전자공학부   ); 정지훈    (건국대학교 전자공학부   ); 이강윤    (건국대학교 전자공학부  );
  • 초록

    본 논문에서는 PHS 어플리케이션에서 새로운 Coarse Toning 기법을 사용한 빠른 스위칭의 CMOS 주파수 합성기를 기술하였다. 제안한 Coarse Tuning 방법은 Phase Noise와 Lock-Time을 최적화하기 위해 LC-VCO의 적절한 Tuning Capacitances를 선택하는 것이다. 이를 바탕으로 측정된 Lock-Time은 약 $20{\mu}s$ 이고, Phase Noise는 600kHz의 offset에서 -121dBc/Hz이다. 칩은 $0.25{\mu}m$ CMOS 공정으로 제작하였고, 면적은 $0.7mm{\times}2.1mm$ 이다. 소비전력은 2.7V 공급 전압 하에서 54mW 이다.


    This paper presents a fast switching CMOS frequency synthesizer with a new coarse tuning scheme for PHS applications. The proposed coarse tuning method selects the optimal tuning capacitances of the LC-VCO to optimize the phase noise and the lock-time. The measured lock-time is about $20{\mu}s$ and the phase noise is -121dBc/Hz at 600kHz offset. This chip is fabricated with $0.25{\mu}m$ CMOS technology, and the die area is $0.7mm{\times}2.1mm$ . The power consumption is 54mW at 2.7V supply voltage.


  • 주제어

    Coarse Tuning .   Frequency Synthesizer .   Phase Noise .   Lock time .   Weighted Capacitance.  

  • 참고문헌 (6)

    1. Mike Keaveney, Patrick Walsh, Mike Tuthill, Colin Lyden, Bill Hunt, 'A 10us Fast Switching PLL Synthesizer for a GSM/EDGE Base-Station,' 2004 IEEE International Solid-State Circuits Conference, pp. 192-193, Feb. 2004 
    2. Hyungki Huh, Yido Koo, Kang-Yoon Lee, Yeonkyeong Ok, Sungho Lee, Daehyun Kwon, Jeongwoo Lee, Joonbae Park, Kyeongho Lee, Deong-Kyoon Jeong, Wonchan Kim, 'A CMOS Dual-Band Fractional-N Synthesizer with Reference Doubler and Compensated Charge Pump,' 2004 IEEE International Solid-State Circuits Conference, pp. 100-101, Feb. 2004 
    3. Hisayasu Sato, Kenichi Kashiwagi, Kazuhito Niwano, Tetsuya Iga, Tatsuhiko Ikeda, Koichiro Mashiko, Tadashi Sumi, and Koji Tsuchihashi, ' A 1.9-GHz Single Chip IF Transceiver for Digital Cordless Phones,' IEEE J. Solid-State Circuits, vol. 31, no. 12, pp. 1974-1980, December 1996 
    4. Yido Koo, Hyungki Huh, Yongsik Cho, Jeongwoo Lee, Joonbae Park, Kyeongho Lee, Deog-Kyoon Jeong, and Wonchan Kim, 'A fully integrated CMOS Frequency Synthesizer with charge-averaging charge pump and dual-path loop filter for PCS and Cellular-CDMA wireless systems,' IEEE J. Solid-State Circuits, vol. 37, no. 5, pp. 536-542, May 2002 
    5. J. Craninckx and M. Steyaert, 'A fully integrated CMOS DCS-1800 frequency synthesizer,' IEEE J. Solid-State Circuits, vol. 33, no. 12, pp. 2054 - 2065, Dec. 1998 
    6. Mohamed A. I. Mostafa, Chee K. Quck, Abdellatif El Moznine, William Roberts, Matt Romney, David Walker, Dave Stegmeir, Kien Tran, Nathaniel King, Shayan Farahvash, and Robert Koupal, 'A 1.9GHz SiGe BiCMOS PHS Transceiver with an Integrated PA and a Fast Settling PLL,' 2005 IEEE Radio Frequency Integrated Circuits Symposium, pp. 277-280, June 2005 

 저자의 다른 논문

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • NDSL :
유료다운로드

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기