본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

IEEE 802.11a/b/g 무선 랜을 위한 고속 AFC 기법의 CMOS LC VCO의 설계
Design of CMOS LC VCO with Fast AFC Technique for IEEE 802.11a/b/g Wireless LANs

안태원    (동양공업전문대학 전기전자통신공학부   ); 윤찬근    (동양공업전문대학 전기전자통신공학부   ); 문용    (숭실대학교 정보통신전자공학부  );
  • 초록

    본 논문에서는 IEEE 802.11a/b/g 무선 랜을 위하여 고속 AFC 기법이 적용된 CMOS LC VCO의 설계를 다룬다. 1.8V $0.18{\mu}m$ CMOS 공정을 사용하였으며, 현재 국제적으로 표준화가 진행된 모든 무선 랜 응용에 적합하도록 인덕터 및 캐패시터를 스위칭하는 방법으로 5.8GHz 대역, 5.2GHz 대역 및 2.4GHz 대역에서 동작하도록 설계하였다. 또한 주파수-전압 특성을 선형화하기 위하여 최적화된 버랙터 바이어싱 기법을 사용하였으며, 필요로 하는 모든 대역에서 저잡음 특성을 유지하기 위하여 4비트 캐패시터 뱅크를 사용하고, 광대역 디지털 주파수 검출기를 이용한 고속 AFC 기법을 구현하여 그 동작을 확인하였다.


    CMOS LC VCO with fast response adaptive frequency calibration (AFC) technique for IEEE 802.11a/b/g WLANs is designed in 1.8V $0.18{\mu}m$ CMOS process. The possible operation is verified for 5.8GHz band, 5.2GHz band, and 2.4GHz band using the switchable L-C resonators. To linearize its frequency-voltage gain (Kvco), optimized multiple MOS varactor biasing tecknique is used. In order to operate in each band frequency range with reduced VCO gain, 4-bit digitally controlled switched- capacitor bank is used and a wide-range digital logic quadricorrelator (WDLQ) is implemented for fast frequency detector.


  • 주제어

    CMOS .   VCO .   AFC .   WLAN .   WDLQ.  

  • 참고문헌 (4)

    1. Zargari, M. et al., 'A single-chip dual-band tri-mode CMOS transceiver for IEEE 802.11a/b/g wireless LAN,' IEEE JSSC, vol. 39, pp.2239-2249, Dec. 2004 
    2. Han-il Lee et al., 'A sigma-delta fractional-N frequency synthesizer using a wide-band integrated VCO and a fast AFC technique for GSM/GPRS/WCDMA applications,' IEEE JSSC, Volume 39, No. 7, pp.1164-1169, July 2004 
    3. Kun-Seok Lee et al., 'Fast AFC technique using a code estimation and binary search algorithm for wideband frequency synthesis,' Proceedings of ESSCIRC, pp.181-184, July 2005 
    4. C.G. Yoon et al., 'Digital logic implementation of wide range frequency linear detector,' IEICE Trans. on Commun., vol. E82-B, No. 1, pp. 192-195, Jan. 1999 
  • 이 논문을 인용한 문헌 (1)

    1. Ahn, Tae-Won 2009. "A Study on the Wide-band Fast-Locking Digital PLL Design" 電子工學會論文誌. Journal of the institute of electronics engineers of Korea. IE. 산업전자, 46(1): 1~6     

 저자의 다른 논문

  • 윤찬근 (1)

    1. 1996 "기저대역 디지탈 이진 FSK 복조기" 電子工學會論文誌. Jounnal of the Korea institute of telematics and electronics. A. A a33 (10): 22~27    
  • Moon, Yong (19)

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • NDSL :
유료다운로드

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기