본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

Microelectronics journal v.60, 2017년, pp.60 - 64   SCIE
본 등재정보는 저널의 등재정보를 참고하여 보여주는 베타서비스로 정확한 논문의 등재여부는 등재기관에 확인하시기 바랍니다.

Bandwidth and gain extension technique for CMOS distributed amplifiers using negative capacitance and resistance cell

Alavi, S.A. ; Ghadirian, S. ; Chabok, S.J.S.M. ;
  • 초록  

    This paper presents the design of a distributed amplifier simulated in a 0.13@?m CMOS model That use of a negative capacitance and resistance in order to increase gain and bandwidth. The proposed structure is used at the gate transmission line of the distributed amplifier. The negative capacitance at the gate transmission line decreases parasitic effects of gain cells and increases amplifier bandwidth and accordingly increases voltage gain. The generated negative resistance decreases transmission lines losses and increases bandwidth. The proposed 7-stage distributed amplifier consumes 97mW from 1.8V power supply while providing a voltage gain of 15dB from 0.5-to-49GHz with less than 0.3dB in-band gain-variation. The circuit has a measured input and output return losses -7.9dB and -9.4dB, respectively, and an in-band noise-figure less than 4.7dB, while circuit input and output are matched with 50Ω resistance.


  • 주제어

    Distributed amplifier .   Gain extension .   Wideband distributed amplifier .   Bandwidth extension.  

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • 원문이 없습니다.

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기