본문 바로가기
HOME> 논문 > 논문 검색상세

논문 상세정보

Microelectronics journal v.60, 2017년, pp.82 - 86   SCIE
본 등재정보는 저널의 등재정보를 참고하여 보여주는 베타서비스로 정확한 논문의 등재여부는 등재기관에 확인하시기 바랍니다.

High performance single supply CMOS 0.45-1V input to 1.1V output level up shifter

Garcia, J.C. Montiel-Nelson, J.A. Nooshabadi, S.
  • 초록  

    This paper presents the design of a single supply CMOS level up shifter for low voltage and low energy consumption. The proposed voltage level converter is implemented using low threshold voltage transistors in 65nm CMOS technology. The shifter circuit designed for an output of 1.1V was verified, through the post-layout simulation, to be functional for an input voltage range of 0.45-1V. We compare our work with several other level shifters. With a 50fF of capacitive load, the shifter's energy-delay product is a 40% lower than a similar single supply level up shifter. Moreover, the measurements on the fabricated dies show that the proposed structure is able to drive a double capacitive load of up to 105fF, without any impact on the static power consumption. Monte-Carlo analysis demonstrates the robustness of the proposed shifter within a 3σ device mismatch.


  • 주제어

    Power supply domains .   Level shifter .   Single supply voltage .   High-speed .   Low energy consumption .   Drive capability.  

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역

원문보기

무료다운로드
  • 원문이 없습니다.

유료 다운로드의 경우 해당 사이트의 정책에 따라 신규 회원가입, 로그인, 유료 구매 등이 필요할 수 있습니다. 해당 사이트에서 발생하는 귀하의 모든 정보활동은 NDSL의 서비스 정책과 무관합니다.

원문복사신청을 하시면, 일부 해외 인쇄학술지의 경우 외국학술지지원센터(FRIC)에서
무료 원문복사 서비스를 제공합니다.

NDSL에서는 해당 원문을 복사서비스하고 있습니다. 위의 원문복사신청 또는 장바구니 담기를 통하여 원문복사서비스 이용이 가능합니다.

이 논문과 함께 출판된 논문 + 더보기