본문 바로가기
HOME> 보고서 > 보고서 검색상세

보고서 상세정보

배선공정 기술개발
INTERCONNECTION TECHNOLOGY DEVELOPMENT

  • 주관연구기관

    (주)금성일렉트론

  • 연구책임자

    김우식

  • 참여연구자

    이재갑   전영권   양두영   김홍석   한오석   송성표  

  • 보고서유형

    최종보고서

  • 발행국가

    대한민국

  • 언어

    한국어

  • 발행년월

    1993-03

  • 주관부처

    과학기술부

  • 사업 관리 기관

    과학기술부
    Ministry of Science & Technology

  • 등록번호

    TRKO201000015636

  • DB 구축일자

    2013-04-18

  • 초록 


    High resolution I-line Photoresist and ARC Process have been developed to provide 0.6 of full chip focus ㎛ margin for 0.4㎛ line a...

    High resolution I-line Photoresist and ARC Process have been developed to provide 0.6 of full chip focus ㎛ margin for 0.4㎛ line and space with 0.52 NA. With MLR process, full field define was achieved by minimizing residual polymer and vertical resist profile.
    In addition to the above technologies, modified illumination for repeating line and space and FLEX process for isolated patterns enabled the resolution increase and l.6㎛ of focus margin for 0.4×0.4㎛² contact hole respectively. Alignment accuracy has been improved up to 0.4㎛ for all the layers including metal line through optimizing the alignment key structure and the parameter with ARC


    2. 연구의 목적 및 중요성 가. 연구개발의 목적 0.6/㎛ 설계룰을 갖는 16M DRAM의 시험생산과 0.4㎛급 64M DRAM의 시제품제작에 요구 되는 최소선폭 가공기술과 0.4×0.6㎛2의 Contact, 0.6×0.6㎛2의V...

    2. 연구의 목적 및 중요성 가. 연구개발의 목적 0.6/㎛ 설계룰을 갖는 16M DRAM의 시험생산과 0.4㎛급 64M DRAM의 시제품제작에 요구 되는 최소선폭 가공기술과 0.4×0.6㎛2의 Contact, 0.6×0.6㎛2의Via 형성을 포함하는 다층 배선기술을 개발하고자 한다. 나. 연구개발의 중요성 설계룰의 축소에 따라 Topology가 있는 3차원 소자의 Patterning을 위하여 Optical Lithography에 있어서는 0.4㎛의 해상도와 Full Field에서의 Focus Margin, 0.1㎛이하의 Overlay Margin을 가질 수 있는 기술 확보가 당면 과제이다. 이를 위하여 Excimer Laser, 변형 조명계 및 공간 필터 삽입 등에 의한 i-Line Stepper의 개선 또는 위상 반전 마스크의 적용 등의 광학적 Image의 개선과 Sub Pattern 또는 기판으로부터의 빛의 반사에 기인한 notching 또는 정재파 현상 등을 해결하기 위한 레지스트 특성개선의 연구가 요구된다. Dry Etching 기술은 미세 패턴형성에만 그치지 않고 Wafer 기판에 주는 Damage를 최소화 하는 연구도 병행되어 한다. 즉 System 개발 측면에서는 낮은 Chamber 압력하에서 작은 Energy를 갖는 Ion Density가 큰 Plasma를 형성하여 수직형 Profile을 유지하고 고속 Etching을 해결하는 방향의 연구가 추진된다.


  • 목차(Contents) 

    1. 표지 ...1
    2. 제출문 ...2
    3. 요약문 ...3
    4. 목차 ...11
    5. SUMMARY ...12
    6. CONTENTS ...14
    7. 제1장 Lithography 공정개발 ...16
    8. 제1절 서론 ...16
    9. 제2절 본론 ...20
    10. 1. i-Li...
    1. 표지 ...1
    2. 제출문 ...2
    3. 요약문 ...3
    4. 목차 ...11
    5. SUMMARY ...12
    6. CONTENTS ...14
    7. 제1장 Lithography 공정개발 ...16
    8. 제1절 서론 ...16
    9. 제2절 본론 ...20
    10. 1. i-Line Photoresist 평가 및 ARC 개발 ...20
    11. 2. MLR 공정개발 ...35
    12. 3. 변형조명계의 최적화 ...46
    13. 4. FLEX 공정개발 ...54
    14. 5. Alignment Accuracy 개선 ...62
    15. 제3절 결론 ...69
    16. 제2장 Etch 공정개발 ...71
    17. 제1절 서론 ...71
    18. 제2절 본론 ...72
    19. 1. 0.6μm Etching 공정기술개발 ...72
    20. 2. 0.4μm Etching 공정기술개발 ...78
    21. 제3절 결론 ...112
    22. 제3장 Metallization 공정개발 ...114
    23. 제1절 서론 ...114
    24. 제2절 본론 ...115
    25. 1. Al Metallization 공정개발 ...115
    26. 2. W Metallization 공정개발 ...136
    27. 제3절 결론 ...159
    28. 제4장 Dilectric 평탄화 공정개발 ...161
    29. 제1절 서론 ...161
    30. 제2절 본론 ...162
    31. 1. SOG를 이용한 IMD 평탄화 공정 ...162
    32. 2. O₃-TEOS Oxide를 이용한 평탄화 공정 ...172
    33. 3. 64M DRAM을 통한 IMD 구조 최적화 ...174
    34. 제3절 결론 ...183
    35. 참고문헌 ...185
  • 참고문헌

    1. 전체(0)
    2. 논문(0)
    3. 특허(0)
    4. 보고서(0)

 활용도 분석

  • 상세보기

    amChart 영역
  • 원문보기

    amChart 영역